Examen Final. Curso 2016-2017, 1 de Junio de 2017.

#### Problema 1 (40 minutos - 3.5 puntos)

Para el diseño hardware de un microprocesador es necesario implementar las dos siguientes funciones booleanas, F y G:

$$F(a,b,c,d) = \prod_{4} (2,7,10,13) + \bigwedge_{4} (0,5,6,9,14,15)$$



- a) Obtenga las tablas de verdad de las funciones F y G
- b) Obtenga las expresión más simplificada posible de F
- c) Implemente F utilizando un solo decodificador 3:8 con salidas activas a nivel alto y lógica adicional
- d) Implemente la función G utilizando únicamente multiplexores MUX4:1, sin lógica adicional ni inversores
- e) Obtenga una expresión simplificada de G en forma de suma de productos
- Obtenga una expresión de G para ser implementada exclusivamente con puertas NAND.
  Nota: se pide únicamente la expresión, no es necesario dibujar el circuito

# Solución TC p1 Ordinario

viennes, 26 de mayo de 2017 - LL 50

| 4) 6600 FG                              | b) ab/ed 00 01 11 10                                    | - b/cd   00 01 11 10                         |
|-----------------------------------------|---------------------------------------------------------|----------------------------------------------|
| 0010 00                                 | 10 1 × 0 × 1 0                                          | 01 1 × 1 0 × 1 0                             |
| 6111 00                                 | F= 8d + bd                                              | F=( i+1)(2+4)                                |
| 1660 11                                 | Cualquiera de la<br>Any of them is o                    |                                              |
| 1 1 6 6 1 6 6 6 6 6 6 6 6 6 6 6 6 6 6 6 | La función F no depende de<br>Function F does not depen | dona = 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 |
| (2)                                     | J)                                                      | 1 1 1 0                                      |
| \$ - \ \                                | . 1                                                     | 0 - A.                                       |
| b   A, 3                                | Do-F                                                    | 7 A. S. S.                                   |
| d A                                     |                                                         | c d                                          |
|                                         |                                                         | 6 - A1                                       |
| e) ab/cd 00 01 1 10                     | -                                                       | 1 - A. S. S. A.3                             |
| 11 0 0 0                                | å                                                       | e d                                          |
| G= Eb = + b Z d + eco                   |                                                         | A3 5, 5,                                     |
| - b/cd   00 07 11 10                    |                                                         | 1 -A. 5. 5.                                  |
| 01 1 1 6 6                              |                                                         | c d                                          |
| 10 1 6 1 0                              |                                                         | - A3                                         |
| G= (2+d) (a+z)(z+b+c                    | )(b+c+4)                                                | 1 - A. S. S.                                 |
| f) G= aba bad ace                       | 7                                                       | c d                                          |

# Criterios de corrección (sobre 10).

- A) 2 puntos
- B) 2 puntos. Si no es óptima, 1,5.
- C) 2 puntos
- D) 2 puntos
- E) 1 punto. Si no es óptima, 0,75
- F) 1 punto



Examen Final, Curso 2016-2017, 1 de Junio de 2017.

# Problema 2 (35 minutos - 3 puntos)

Se dispone de una memoria formada por 4 módulos de memoria RAM, cada uno de ellos de 4Kx8 bits y 3 módulos de memoria ROM, cada uno de ellos es de Nx8 bits. Todas las memorias ROM están colocadas consecutivamente en la parte más baja de la memoria, siendo las direcciones de inicio y fin del primero de los tres módulos de memoria ROM 0000 y 3FFF, respectivamente. Inmediatamente a continuación del último de los tres módulos ROM se colocan los 4 módulos de memoria RAM.

Considerando un bus de datos de 8 bits en el sistema, se pide:

- Dibuje el mapa de memoria completo indicando en hexadecimal y en binario la dirección de inicio y fin de cada uno de los 7 módulos de memoria.
- Número de líneas de dirección necesarias para poder acceder a todos las posiciones de los 7 módulos de memoria. Justifique su respuesta.
- Indique el tamaño total de la parte ROM de la memoria. Justifique su respuesta.
- Indique el tamaño total de la parte RAM de la memoria. Justifique su respuesta.
- ¿De que tamaño es la memoria total (ROM+RAM) compuesta por los 7 módulos (4 RAM y 3 ROM)? Justifique su respuesta.
- 6. Al operar con la memoria, se recibe el siguiente mensaje en la pantalla: "ERROR DE MEMORIA EN LA DIRECCIÓN HEXADECIMAL 7102". Si se quiere sustituir el módulo de memoria dañado por otro nuevo, ¿cuál de los siete habría que sustituir, de acuerdo a la solución propuesta para el apartado 1?
- 7. Suponiendo que un programa escrito en lenguaje de bajo nivel utiliza una instrucción que trata de escribir en la posición de memoria 5072<sub>H</sub>, y de acuerdo con la solución propuesta en el apartado 1, justifique si es posible o no recibir el siguiente mensaje en el sistema que utiliza los siete módulos: "ERROR DE ACCESO A LA DIRECCIÓN DE MEMORIA HEXADECIMAL 5072. FALLO DE ESCRITURA".
- 8. Si se quisiera ampliar la memoria total del sistema a un valor de 256Kx8 bits, manteniendo la misma proporción entre ROM y RAM que ha utilizado en la respuesta al apartado 1, ¿cuántos módulos de RAM, de 4Kx8 bits necesitaria?



Examen Final. Curso 2016-2017, 1 de Junio de 2017

# PROBLEMA 2 SOLUCIÓN Y CRITERIOS

#### Apartado 1, 3 puntos sobre 10 puntos.

| Memoria | Direction   | 30  | 8.0 | Air | A  | 130  | A   | à. | ăi. | à   | A   | 4.  | A.  | 4  | A   | A   | 12  |
|---------|-------------|-----|-----|-----|----|------|-----|----|-----|-----|-----|-----|-----|----|-----|-----|-----|
| BAMI#   | Farifff     | 1   | 1   | 1   | 1  | 1.   | 1.1 | 1  | 1   | 1   | 1.1 | 1   | 1   | 4. | 1   | 1   |     |
| (4E)    | Inche#F000  | 1   | 1   | 1   | 1  | - 0  | - 0 | Ģ. | 0   | .0  | Ü   | 0   | 0   | 0  | :0: | .0  | . 0 |
| ZAME    | FIRELIFE    | 1   | 1   | 1   | 0  |      | 1   | 1  | 1   |     | 1   | 1   | 1.  | 1  | 1.2 | 1.1 | 1   |
| (414)   | Imcio=£000  | 1   | 1   | 1   | 0  | 0    | - 9 | 0  | -0  | 107 | -0  | 18  | 0   | 0  | -0  | 0   | . 9 |
| BAN 2   | Fm=DFFF     | -1  | 1   | .9  | 1  | 1    | 1.1 | 1  | 11  | . 1 |     | 1.3 | 1   | I. | 1   | 1.1 | 1   |
| (415)   | IncorpD000  | 1   | 1   | 0   | 1  | - 0  | D   | 0  | 0   | :0: | - 0 | 0   | 0   | 0: | 0   | 0   | - 0 |
| ZAM I   | Fm=CFFF     | 1   | -10 | 0   | 0  | 1    | -1  | 1  | 1.  | 1   | 1   | 1   | 1   | 1  | 1   | 1.1 | 1.1 |
| (4E)    | Inicas*C000 | 1   | 1   | .0  | 0  | -0   | - 8 | 0  | 0   | .0  | - 0 | 0   | 0   | 0  | 0   | - 0 | - 0 |
| ZOM I   | FmmBFFF     | 1   | 0   | 1   |    | 1.1  | 1.3 | 1  | 1.1 | 1   | 1.1 | 1   | 1   | 1  | 1   |     | . 1 |
| (165)   | hucio=8000  | 1   | 0   | 0   | 0  | 0.   | 0.  | 0  | 0   | .0  | .0  | . 6 | - 0 | .0 | .0. |     | . 0 |
| 20017   | Fu=TFFF     | 0   | 1   | 1   | 1  | 1    | 1.  | 1  | - 1 | 1   | 1   | 1   | 1   | 1  | -1- |     |     |
| (1630)  | Inucio=4000 | 0   | 1   | 10  | 0  | 0    | D   | 0  | 0   | 0   | . 0 | 0   | 0   | 0  | 0   | 0   | .0  |
| ROM I   | Fm=3FFF     | 0   | 0   | 1.  | 1. |      | 1.1 | 1. |     |     |     | 1.1 |     |    | J.  |     |     |
| (1630)  | Inicio=0000 | . 0 | -0  | 0   | 10 | 1.0. | 0.0 | 0. | 0:  | .0  | 0   | 16  | 0   | .0 | 0   | 0   | 0   |

#### Apartado 2, 1 puntos sobre 10 puntos

Hacen falta 16 líneas de dirección, desde Ao hasta Ass.

#### Apartado 3, 1 puntos sobre 10 puntos

Cada uno de los tres módulos ROM es de 16Kx8 bits. Por tanto, el total de ROM será de 48Kx8 bits.

#### Apartado 4, 1 puntos sobre 10 puntos

Cada uno de los cuatro módulos RAM es de 4Kx8 bits. Por tanto, el total de RAM será de 16Kx8 bits.

#### Apartado 5, 1 puntos sobre 10 puntos

El total de la memoria, sumando los resultados de los apartados 3 y 4 es de 64Kx8 bits.

#### Apartado 6, 1 puntos sobre 10 puntos

De acuerdo a la solución del apartado 1, habria que sustituir ROM 2.

#### Apartado 7, 1 puntos sobre 10 puntos

El error es posible, puesto que la dirección de memoria 5072, en hexadecimal, se corresponde con un módulo de memoria ROM que, al ser sólo de lectura, no podría admitir una operación de escritura en ninguna de las posiciones de memoria de dicho módulo.

#### Apartado 8, 1 puntos sobre 10 puntos

Multiplicaría por 4 la solución del apartado 1, que es de 64Kx8 bits, para conseguir 256Kx8 bits. Por tanto, sería 4 x 4 = 16 módulos RAM, de 4Kx8 cada uno.



Examen Final. Curso 2016-2017, 1 de Junio de 2017.

# Problema 3 (40 minutos + 3.5 puntos) SOLUCIÓN Y CRITERIOS

# Parte 1: (conteste a esta parte en la hoja del enunciado)

Para el circuito secuencial de la figura cuya entrada es A y su salida S:



- Indicar razonadamente si se trata de un autómata de Moore o de Mealy (0.1)
  Se trata de un autómata de Mealy ya que la salida depende de los estados y de las entradas. Autómata correcto (0.05) explicación (0.05)
- Obtenga las ecuaciones de estado y de salida.(0.4)

D0=Q2(0.1)

Restar 0.2 si se utilizan Q'+ o nombran a las

 $D1 = Q0 \oplus A(0,1)$ 

variables de estado como Q's

T2 = Q1(0,1)

 $S = Q1 \cdot Q2 + A(0,1)$ 

Complete el cronograma adjunto. (1) 0.2 por inicialización correcta y 0,2 por señal bien.





Examen Final, Curso 2016-2017, 1 de Junio de 2017

## Parte 2: (conteste a esta parte en la hoja del enunciado)



- 1) Utilizando un autómata de Moore, diseñar un contador módulo 8 con una entrada "F" tal que:
  - Si F=0, el contador realizará una cuenta ascendente por los números pares.
  - Si F=I, el contador realizará una cuenta descendente por los números impares
  - Cuando se produzca un cambio de funcionamiento de ascendente => descendente, la cuenta deberá continuar por el número inmediatamente inferior al número en el que se haya detenido la cuenta.
  - Cuando se produzca un cambio de funcionamiento de descendente -> ascendente, la cuenta deberá continuar por el número 2.
  - Modelo (0.1)
  - Contador ascendente (0,2)
  - Contador descendente (0,2)
  - Transición ascendente ⇒ descendente (0.25)











Examen Final, Curso 2016-2017, 1 de Junio de 2017

 Rellene la siguiente tabla de transiciones para implementar el anterior contador con biestables tipo T. Codifique los estados siguiendo el orden del binario natural {E0=000, E1=001,...}
 (0.15 por cada variable bien puesta (Qs=y T's))

| Q2 | Q1 | Q0 | F | Q2 | Q1  | Q0° | T2 | T1 | T0 |
|----|----|----|---|----|-----|-----|----|----|----|
| 0  | 0  | 0  | 0 | 0  | 1   | 0   | 0  | 1  | 0  |
| 0  | 0  | 0  | 1 | 1  | 1   | 1   | 1  | 1  | 1  |
| 0  | 0  | 1  | 0 | 0  | 1   | 0   | 0  | 1  | 1  |
| 0  | 0  | 1  | 1 | 1  | 1   | -1  | 1  | 1  | 0  |
| 0  | 1  | .0 | 0 | 1  | 0   | 0   | 1  | 1  | 0  |
| 0  | 1  | 0  | 1 | 0  | 0   | 1   | 0  | 1  | 1  |
| 0  | 1  | 1  | 0 | 0  | 1   | 0   | 0  | 0  | 1  |
| 0  | 1  | 1  | 1 | 0  | 0   | 1   | 0  | 1  | 0  |
| 1  | 0  | .0 | 0 | 1  | 110 | 0   | 0. | 1  | 0  |
| 1  | 0  | 0  | 1 | 0  | 1   | 1   | 1  | 1  | 1  |
| 1  | 0  | 1  | 0 | 0  | 1   | 0   | 1  | 1  | 1  |
| 1  | 0  | 1  | 1 | 0  | 1   | 1   | 1  | 1  | 0  |
| 1  | 1  | 0  | 0 | 0  | 0   | 0   | 1  | 1  | 0  |
| 1  | 1  | 0  | 1 | 1  | 0   | 1   | 0  | 1  | 1  |
| 1  | 1  | 1  | 0 | 0  | 1   | 0   | 1  | 0  | I  |
| 1  | 1  | 1  | 1 | 1  | 0   | 1   | 0  | 1  | 0  |

(0,9)

 Proponga un circuito que genere un '1' lógico cada vez que el número 2 es alcanzado. S= O2'-O1·Q0'(0.1)



